- 全部
- 默认排序
以太网(Ethernet)是一种计算机局域网组网技术,该技术基于IEEE制定的IEEE 802.3标准,它规定了包括物理层的连线、电信号和介质访问层协议的内容。 以太网是当前应用最普遍的局域网技术。Ethernet的接口是实质是MAC通过MII总线控制PHY的过程。
我们在使用Allegro进行PCB的绘制时,有时候需要将整个模块放置到背面去,也就是进行镜像,镜像的不仅仅是器件,还有走线、过孔等元素,这里我们就介绍一下,在Allegro软件如何将一个做好的模块,整体镜像到另一面,具体操作如下:第一步,将已经布局布线的模块,创建一个Group,执行菜单命令Setup-Application Mode,进行模式的选取,在下拉菜单中选择Placement Edit布局模式,如图6-15所示; 图6-15 模式选择设置示意图第二步,在Find面板中选择Sy
现在市面上用的最多的是,Orcad软件绘制原理图,Allegro软件绘制PCB版图。我们现在讲解一下怎么使用Orcad软件将绘制好的原理图,输出第一方的网表,然后将第一方的网表导入到Allegro软件中,具体操作如下:第一步,选中原理图根目录,执行菜单命令Tools-Create Netlist,创建网表,如图6-26所示; 图6-26 使用Orcad软件创建第一方网表示意图第二步,执行上述命令之后,会弹出如图6-27所示的界面,在此界面中选择pcb Editor,进行第一
PCB设计中的20H原则,是指电源层相对地层内缩20H的距离,H表示电源层与地层的距离。当然也是为抑制边缘辐射效应。在板的边缘会向外辐射电磁干扰。将电源层内缩,使得电场只在接地层的范围内传,一般情况下在PCB设计的时候把电源层比地层内缩1mm基本上就可以满足20H的原则。那在PADS Layout软件当中怎么来设置内电层内缩?
618活动通道已开启小伙伴们是否已经将心爱之物加入购物车了呢2020年因为疫情的原因诸多中小企业没能熬过“寒冬”也让我们明白了强化自身能力的重要性那对于PCB工程师来说提升自己的正确方式有哪些
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关"信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
某行车记录仪,测试的时候要加一个外接适配器,在机器上电运行测试时发现超标,具体频点是84MHz、144MHz、168MHz,需要分析其辐射超标产生的原因,并给出相应的对策。辐射测试数据如下:
在高速PCB设计中,差分信号的应用越来越广泛,这主要是因为和普通的单端信号走线相比,差分信号具有抗干扰能力强、能有效抑制EMI、时序定位精确的优势。作为一名(准)PCB设计工程师,我们当然需要充分理解差分信号!
很多刚开始接触这个Allegro软件的同学,就有这样的疑问,我的原理图的网表都已经导入到PCB中了,为什么PCB板上什么都没有呢?元器件、飞线等都没有。其实,只要是网表导入到PCB中,器件都是在后台显示,需要指定元器件封装库,然后手动放置出来,下面我们详细介绍一下操作的办法:第一步,需要检查原理图的网表是否导入成功,执行菜单命令Display,在下拉菜单中选择Status,整个PCB文件的状态,如图324-1所示,进入到状态的界面,最上面一栏是Symbols and nets的选项,网表导入成功
上述我们讲解了怎么快速的将元器件放置在PCB板上,通过图6-40所示的图可以看出,器件放置的都是很零散的,不是按模块或者是按页放置的,这里给大家介绍一些,通过在原理图添加ROOM属性,然后通过ROOM框在PCB板上来放置元器件,这样就可以根据模块或者一页原理图去发放置元器件了,具体操作如下:第一步,需要对原理图中的元器件添加ROOM属性,这个在前面的问答中已经讲述过了,这里不再做赘述,然后导入网表到PCB中;第二步,在PCB中绘制ROOM框,执行菜单命令Setup-Outlines-ROOM O